方案概述

      此方案设计是采用低成本FPGA实现2入2出拼图处理器板,由单块处理板或多块处理板链接实现2入2出、4入4出、6入6出、或8入8出等不同规格的LED拼图处理器。

无人机低延时编码端设计原理图

  • 方案说明
  • 设计特点
  • 实例展示
  •       2入2出拼图处理板可采用一片低成本的FPGA设计实现,其设计框图如图1所示。
          由图1所示,图像处理板的核心是FPGA,其上连接有4片DDR3内存芯片,用于缓存图像,FPGA还连接有2路图像输入,图像输入芯片可采用支持4K2K p30的HDMI输入接口芯片和VGA/DVI图像接口芯片。图像输出是采用2片HDMI输出接口芯片,此输出芯片支持1920x1080p60图像输出显示。
          FPGA是在一片单片机的控制下工作的,单片机通过串口、网口、或面板按键等界面与外部连接,接收操作指令。
          另外,此图像处理板还有一个“板对板接头”,用此接头可将2块或多块同样的图像处理板连接起来,这样,就可以方便的实现4入4出、6入6出、或8入8出等不同规格的拼图处理器。

                             本设计方案,实例请访问>>>>>>图像记录系统设计框图
  •    ✭  支持2路图像输入,支持DVI或VGA图像输入
       ✭  一路输入选用300M HDMI输入芯片,可支持4K2K p30图像输入,也可以支持1920x1080p120图像输入
       ✭  支持2路高清图像输出,2路图像可以任意缩小、放大、开窗口、叠加等图像处理
       ✭  2路输出图像可以拼接画面处理
       ✭  单输出不同比例最大分辨率支持1920x1080p60、1600x1200p60、1920x1200p60等多种图像输出显示

                             本设计方案,实例请访问>>>>>>图像记录系统设计框图
  •                         图像记录系统设计框图